MARC状态:审校 文献类型:中文图书 浏览次数:29
- 题名/责任者:
- 基于Quartus Prime的FPGA/CPLD数字系统设计实例/周润景, 李志, 刘艳珍编著
- 版本说明:
- 第3版
- 出版发行项:
- 北京:电子工业出版社,2016
- ISBN及定价:
- 978-7-121-29487-7/CNY59.00
- 载体形态项:
- 375页:图;26cm
- 丛编项:
- EDA应用技术
- 个人责任者:
- 周润景 编著
- 个人责任者:
- 李志 编著
- 个人责任者:
- 刘艳珍 编著
- 学科主题:
- 可编程序逻辑器件-系统设计
- 中图法分类号:
- TP332.1
- 版本附注:
- 2010年第1版
- 提要文摘附注:
- 本书以Altera公司全新推出的Quartus Prime 15.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,由浅入深地介绍了采用Quartus Prime 15.1进行数字系统开发的设计流程、设计思想和设计技巧。
- 使用对象附注:
- 本书适合从事数字系统设计的研发人员阅读,也可作为高等学校电子、通信、自动化等相关专业的教学用书。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
TP332.1/64 | B01088566 | 2016 - | 特检分馆(仅限内部) | 可借 | 特检分馆(仅限内部) |
TP332.1/64 | B01088567 | 2016 - | 调节书库 | 可借 | 调节书库 |
显示全部馆藏信息