MARC状态:审校 文献类型:中文图书 浏览次数:35
- 题名/责任者:
- 模拟集成电路与数字集成电路设计工具实用教程/韩雁,韩晓霞,张世峰编著
- 出版发行项:
- 北京:电子工业出版社,2017
- ISBN及定价:
- 978-7-121-32024-8/CNY65.00
- 载体形态项:
- 391页:图;26cm
- 丛编项:
- 微电子与集成电路设计系列规划教材
- 个人责任者:
- 韩雁 编著
- 个人责任者:
- 韩晓霞 编著
- 个人责任者:
- 张世峰 编著
- 学科主题:
- 集成电路-计算机辅助设计-高等学校-教材
- 中图法分类号:
- TN402
- 一般附注:
- 普通高等教育“十三五”规划教材
- 责任者附注:
- 韩雁,博士、教授、博导。浙江大学微电子与光电子研究所副所长。1982年毕业于浙大半导体器件专业。长期从事微电子学与集成电路设计相关领域的教学、科研工作。中国半导体行业协会IC分会理事、浙江省电源学会常务理事、半导体行业协会常务理事。从事微电子学科及集成电路设计、功率器件设计方向的教学、科研工作,承担过国家863 IC设计重大专项、国家科技重大专项(核高基)、国家自然科学基金、教育部博士点基金、浙江省自然科学基金、重大横向课题、海外合作项目在内的近50项科研项目。
- 书目附注:
- 有书目(第390-391页)
- 提要文摘附注:
- 本书分为三个部分,共18章。第一部分(第1~5章)是模拟集成电路设计工具及使用,主要内容包括:电路仿真工具软件使用,设计实例——基准源、噪声、开关电容设计及验证,版图绘制及其工具软件,版图验证与后仿真,设计所需规则文件的详细说明。第二部分(第6~13章)是数字集成电路设计工具及使用,主要内容包括:系统级建模与数模混合仿真,数字电路设计与Verilog HDL,硬件描述语言的软件仿真与FPGA硬件验证,逻辑综合与Design Compiler,自动布局布线及Astro,布局布线工具IC Compiler,数字集成电路设计的验证方法,可测性设计及可测性设计软件使用。第三部分(第14~18章)是Linux操作系统及其他相关知识,主要内容包括:Linux系统常用命令,Memory Compiler软件Embed-It Integrator使用方法,数字IC功耗分析工具PTPX使用方法,流片前的Check List,集成电路设计领域常用英文缩略语。本书提供配套电子课件、仿真程序源文件等。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
TN402/40 | B01153780 | 2017 - | ![]() |
可借 | 还书处 |
TN402/40 | B01153781 | 2017 - | ![]() |
借出-应还日期:2021-07-10 | 还书处 |
显示全部馆藏信息