基于Quartus Prime的FPGA/CPLD数字系统设计实例

| 暂存书架(0) | 登录

MARC状态:审校 文献类型:中文图书 浏览次数:18

题名/责任者:
基于Quartus Prime的FPGA/CPLD数字系统设计实例/周润景, 南志贤, 张玉光编著
版本说明:
第4版
出版发行项:
北京:电子工业出版社,2018
ISBN及定价:
978-7-121-34919-5/CNY99.00
载体形态项:
468页:图;26cm
丛编项:
EDA应用技术
个人责任者:
周润景 编著
个人责任者:
南志贤 编著
个人责任者:
张玉光 编著
学科主题:
可编程序逻辑阵列-系统设计
中图法分类号:
TP332.1
书目附注:
有书目
提要文摘附注:
本书以Altera公司全新推出的QuartusPrime16.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,由浅入深地介绍了采用QuartusPrime16.1进行数字系统开发的设计流程、设计思想和设计技巧。
使用对象附注:
从事数字系统设计的研发人员。
索书号 条码号 年卷期 馆藏地 书刊状态 还书位置
TP332.1/64-4 B01273453 2018  自然科学图书借阅室     可借 还书处
借阅趋势

同名作者的其他著作(点击查看)